制信科技
APP
e-works global
网博会
优制网
智能制造评估
个人中心
加盟VIP
登录
加盟VIP
注册
资料
全部
PPT
DOC
PDF
RAR
ZIP
其它
热搜:
ERP
Oracle数据库
solidworks
资料首页
产品创新
管理信息化
企业管理
IT
工控
先进制造技术
咨询
制造业与信息化
e-works数字化企业网
»
资料
»
PLM综合
FPGA/CPLD数字电路设计经验分享(西安大唐电信有限公司)
发布时间:2011-08-30
作者:
佚名
资料简介:
在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平。
点击下载
文档大小:
944KB
星级:
下载所需E币:免费
相关文档推荐
基于数字孪生的智造大脑建设
智能工厂和装备的数字孪生方案——WAGO SCADA
Howden:可扩展混合现实解决方案增强客户整体体验
中集集团:通过物联网探索,加速数字化工厂管理
新迪:数字化的基础—数字设计与协同分享
天喻软件:“以图赋智”助力企业转型升级的应用实践
华天软件全流程工业软件助力企业数字化转型
开目软件:数字化转型与三维工艺设计及管理应用实践
典道互联:基于数字化的设计工艺制造一体化
海克斯康:打造智能生态,助力企业数字化转型
关键词阅读
FPGA
数字电路
时序
时延路径
建立时间
保持时间
方正证券:国产FPGA研究框架
Minas A4 系列AC 伺服驱动器技术资料选编
FPGA技术综合手册
定制基于ARM 的SoC FPGA
fpga的eda工具常用报错分析